são apresentados e definidos na aula 6 o paralelismo no chip e o paralelismo no nível da instrução. no paralelismo no nível da instrução é descrito que: "um modo de conseguir paralelismo no nível mais baixo é emitir múltiplas instruções por ciclo de clock." neste nível (da instrução) há duas variedades de cpus de emissão múltipla: processadores superescalares e processadores vliw. considerando o texto apresentado e os conteúdos das aulas e dos materiais complementares, assinale a alternativa que descreve corretamente as cpus sperescalares.
Soluções para a tarefa
Respondido por
1
Resposta:
A alterativa correta é a letra: A) CPUs superescalares são capazes de emitir múltiplas instruções para as unidades de execução em um único ciclo de clock.
CPUs superescalares possuem múltiplas unidades funcionais no processador, podendo assim, executar várias instruções no mesmo ciclo de clock.
O paralelismo implementado por uma CPU superescalar é do tipo ILP (Instruction Level Parallelism) dentro de um mesmo processador. Para que as várias funções possam ser executadas em paralelo, ou fora de ordem, há um custo de verificação de dependência entre as instruções.
Espero ter ajudado!
Perguntas interessantes
Saúde,
6 meses atrás
Matemática,
6 meses atrás
Espanhol,
9 meses atrás
Química,
9 meses atrás
Matemática,
1 ano atrás
Biologia,
1 ano atrás