Após o processo de análise do perfil do sinal de entrada e das configurações necessárias a serem realizadas no microcontrolador, o próximo passo é realizar a manipulação dos registradores, de forma a atingir com a mesma a configuração desejada.
Um microcontrolador ATmega328 é configurado para operar com uma tensão externa de 3,5V, com resolução de 8 bits, com a máxima velocidade de conversão possível, e realizando a leitura do canal 5. Qual deve ser a configuração dos registradores e de seus respectivos bits para atingir esse requisito?
Escolha uma:
a. Os bits REF1..0 do registrador ADMUX devem estar configurados como {0,1}. O bit ADLAR do mesmo registrador deve estar em 1, já os bits MUX3..0 devem estar em {0,0,1,0}. Os bits ADPS2..0 devem estar em {0,1,1}.
b. Os bits REF1..0 do registrador ADMUX devem estar configurados como {1,1}. O bit ADLAR do mesmo registrador deve estar em 0, já os bits MUX3..0 devem estar em {0,0,1,0}. Os bits ADPS2..0 devem estar em {1,1,1}.
c. Os bits REF1..0 do registrador ADMUX devem estar configurados como {0,0}. O bit ADLAR do mesmo registrador deve estar em 0, já os bits MUX3..0 devem estar em {1,0,1,1}. Os bits ADPS2..0 devem estar em {1,1,1}.
d. Os bits REF1..0 do registrador ADMUX devem estar configurados como {0,1}. O bit ADLAR do mesmo registrador deve estar em 1, já os bits MUX3..0 devem estar em {0,1,0,0}. Os bits ADPS2..0 devem estar em {0,0,0}.
e. Os bits REF1..0 do registrador ADMUX devem estar configurados como {1,1}. O bit ADLAR do mesmo registrador deve estar em 0, já os bits MUX3..0 devem estar em {0,0,1,1}. Os bits ADPS2..0 devem estar em {0,0,1}.
Soluções para a tarefa
Respondido por
63
letra d - Os bits REF1..0 do registrador ADMUX devem estar configurados como {0,1}. O bit ADLAR do mesmo registrador deve estar em 1, já os bits MUX3..0 devem estar em {0,1,0,0}. Os bits ADPS2..0 devem estar em {0,0,0}.
maestrobrozrtnd:
gratidão!!
Respondido por
27
a. Os bits REF1..0 do registrador ADMUX devem estar configurados como {0,1}. O bit ADLAR do mesmo registrador deve estar em 1, já os bits MUX3..0 devem estar em {0,1,0,0}. Os bits ADPS2..0 devem estar em {0,0,0}.
CORRETO
CORRETO
Perguntas interessantes
Português,
9 meses atrás
Geografia,
9 meses atrás
Ed. Física,
9 meses atrás
Português,
1 ano atrás
Química,
1 ano atrás
Matemática,
1 ano atrás
Matemática,
1 ano atrás