Informática, perguntado por ederjuniorsky, 8 meses atrás

O circuito ilustrado na figura a seguir é um registrador de entrada paralela e saída serial. Como é próprio aos circuitos registradores, este circuito é capaz de aquisitar, movimentar e armazenar dados advindos de outras aplicações digitais, como circuitos combinacionais, por exemplo, de acordo com a sincronização de seu sinal de relógio (clock).

A respeito do circuito apresentado, avalie as seguintes afirmações:

I. A entrada SHIFT/LOAD deve receber um nível lógico ALTO para o circuito receber os dados das entradas D0 a D3.

II. Caso o sinal de clock do circuito seja interrompido, os bits armazenados previamente nos flip-flops serão perdidos.

III. O registrador precisa de 5 ciclos de clock para enviar à saída um conjunto de 4 bits armazenados previamente.

São CORRETAS as afirmações apresentadas em:

a.
III apenas.

b.
I e II apenas.

c.
I, II e III
d.
I apenas.

e.
I e III apenas.

Anexos:

Soluções para a tarefa

Respondido por larissabalbinot111
8

Resposta:

a. III apenas

Explicação:

A entrada SHIFT/LOAD deve receber um nível lógico "BAIXO" para poder receber os dados, sendo assim unica resposta correta é:  III apenas.

Confirmado!

Perguntas interessantes