II. Para a entrada de dados I abaixo e os sinais de seleção S2S1S0 aplicados a um
demultiplexador de 1 para 8 linhas, desenhe logo abaixo os sinais digitais referentes a
cada uma das oito saídas desse demux. Dica: imprima a próxima página ou redesenhe
usando régua utilizando uma página inteira para este exercício.
Soluções para a tarefa
Os demultiplexadores (demux) tem como objetivo básico selecionar uma de suas saídas de dados (output) para a qual será enviada os dados de entrada (input). A seleção da saída é feita através dos bits de seleção (S0, S1 ...) enviados por um circuito externo.
Podemos ver, pela figura anexada à resolução, uma implementação de um demux 1x4 utilizando portas AND e NOT.
Obs.: Estamos utilizando a representação simplificada da porta NOT, mostrada como um círculo na entrada das portas AND
Uma breve análise desse circuito nos permite afirmar que a seleção das 4 saídas será dada da seguinte forma:,
--> O₀ para S0 e S1 em nível baixo
--> O₁ para S0 em nível baixo e S1 em nível alto
--> O₂ para S0 em nível alto e S1 em nível baixo
--> O₃ para S0 e S1 em nível alto.
Estendendo para o demux 1x8 mencionado no exercício, teremos:
Note ainda que, independente do sinal de entrada, uma saída não selecionada estará em nível lógico baixo.
Vamos ver então as saídas selecionadas e seus valores de acordo com os sinais de entrada e de seleção apresentados.
Acompanhe junto ao desenho anexado.
Podemos mostrar ainda de forma tabular para facilitar a visualização.
Explicação:
bbbsbjzhxhhzhzhhxhzhxhxb
shhshdjxhzh
hhsjzbzubzuzbzhuzxhxj
bdjdjzjjzjJjsjdjsjshs