1-Considere o seguinte código VHDL:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity circuito is
Port ( SEL : in STD_LOGIC;
A,B : in STD_LOGIC_VECTOR (3 downto 0);
X : out STD_LOGIC_VECTOR (3 downto 0));
end circuito;
architecture arq of circuito is
begin
X <= A when (SEL = '0') else B;
end arq;
Esse código VHDL implementa qual componente?
a. Decodificador de 4 bits.
b. Multiplexador 4-para-1 de 1 bit.
c. Multiplexador 4-para-1 de 3 bits.
d. Somador/Subtrator de 4 bits.
e. Multiplexador 2-para-1 de 4 bits.
2-Na figura a seguir apresentamos um decodificador com saída ativa alta.
A expressão da saída X em função das entradas (a,b,c) , considerando que o bit da entrada a é o mais significativo, é
a.X igual a a b em moldura superior fecha moldura c mais a em moldura superior b c mais a b em moldura superior c mais a b c
b.X igual a a em moldura superior b c mais a b em moldura superior c mais a b c em moldura superior mais a b c
c. X igual a a em moldura superior b c mais a b em moldura superior c
d. X igual a a b em moldura superior fecha moldura c mais a b c em moldura superior fecha moldura mais a b c em moldura superior
e. X igual a a b c
3-Na soma dos números de 8 bits: 10110101+11010010 , quais sinais, carry ou overflow, são gerados?
a. Apenas o sinal de overflow.
b. Apenas o sinal de carry.
c. Nenhum dos dois sinais.
d. Não é possível responder apenas com esta informação.
e. Ambos os sinais de carry e overflow.
4-Considere o circuito a seguir:
A função lógica do circuito, a partir das entradas (R,S1,S0) , para a saída Z é:
a. Z igual a R mais S com 1 subscrito mais S com 2 subscrito
b. Z igual a R mais S com 1 subscrito mais S com 2 subscrito em moldura superior fecha moldura
c. Z igual a R adição dentro de um círculo S com 1 subscrito adição dentro de um círculo S com 2 subscrito
d. Z igual a R adição dentro de um círculo S com 1 subscrito adição dentro de um círculo S com 2 subscrito em moldura superior fecha moldura
e. Z igual a R. S com 1 subscrito. S com 2 subscrito
5-As representações do número −91 , em números de 8 bits, pela representação em sinal magnitude (SM), Complemento de 1 (C1) e Complemento de 2 (C2) são, respectivamente:
a. SM: 01011011, C1: 10100100, C2: 01011011
b. SM: 11011011, C1: 10100100, C2: 10100101
c. SM: 11011011, C1: 10100101, C2: 10100110
d. SM: 11011011, C1: 11011011, C2: 00100100
e. SM: 01011011, C1: 10100100, C2: 10100101
Anexos:
Soluções para a tarefa
Respondido por
8
Resposta:
Considere o seguinte código VHDL ... Multiplexador de 2-para-1 de 4 bits
Na figura a seguir apresentamos ... ¯a bc+a¯b c+ab¯c+abc
Na soma dos números ... apenas o sinal carry
Considere o circuito a seguir ... RøS¹øS²
As representações do número -91 ... SM: 11011011, C1: 10100100, C2:10100101
Explicação:
TGLI:
Muito obrigado!!!
Perguntas interessantes
Matemática,
3 meses atrás
Matemática,
3 meses atrás
Física,
3 meses atrás
Matemática,
4 meses atrás
Geografia,
4 meses atrás
Geografia,
9 meses atrás
Química,
9 meses atrás
Matemática,
9 meses atrás