1 - A expressão simplificada de um circuito combinatório que identifica se um dígito em BCD (cuja representação em 4 bits é abcd) é divisível por 3 é:
a.
a b c d em moldura superior fecha moldura mais a b em moldura superior fecha moldura c d mais a em moldura superior b c d em moldura superior mais a b c em moldura superior fecha moldura d mais a b c d em moldura superior fecha moldura mais a b c d
b.
a b c d em moldura superior fecha moldura mais a b em moldura superior fecha moldura c d mais a em moldura superior b c d em moldura superior mais a b c em moldura superior fecha moldura d
c.
a mais b c d em moldura superior mais b em moldura superior c d
d.
a d mais b c d em moldura superior mais a b em moldura superior fecha moldura c d mais a b c d em moldura superior fecha moldura
e.
a d mais b c d em moldura superior mais b em moldura superior c d mais a b c d em moldura superior fecha moldura
2 - Considere o circuito comparador da figura a seguir
O circuito comparador da figura, com entrada de quatro bits X igual a x com 3 subscrito x com 2 subscrito x com 1 subscrito x com 0 subscrito , possui saída alta ‘1’, quando:
a.
<4
b.
>4
c.
2 <<5
d.
=4
e.
<5
3 - Na figura a seguir apresentamos um decodificador com saída ativa alta.
A expressão da saída X em função das entradas (a,b,c) , considerando que o bit da entrada a é o mais significativo, é
a.
X igual a a em moldura superior b c mais a b em moldura superior c
b.
X igual a a b c
c.
X igual a a b em moldura superior fecha moldura c mais a em moldura superior b c mais a b em moldura superior c mais a b c
d.
X igual a a b em moldura superior fecha moldura c mais a b c em moldura superior fecha moldura mais a b c em moldura superior
e.
X igual a a em moldura superior b c mais a b em moldura superior c mais a b c em moldura superior mais a b c
4 - Considere o seguinte somador:
Para o somador mostrado na figura, o valor da soma completa abre parênteses começar estilo em linha soma de 6 de fim do estilo vírgula começar estilo em linha soma de 5 de fim do estilo vírgula........ vírgula começar estilo em linha soma de 1 de fim do estilo fecha parênteses é
a.
abre parênteses começar estilo em linha soma de 6 de fim do estilo vírgula começar estilo em linha soma de 5 de fim do estilo vírgula........ vírgula começar estilo em linha soma de 1 de fim do estilo fecha parênteses igual a 100100
b.
abre parênteses começar estilo em linha soma de 6 de fim do estilo vírgula começar estilo em linha soma de 5 de fim do estilo vírgula.... vírgula começar estilo em linha soma de 1 de fim do estilo fecha parênteses igual a 011011
c.
abre parênteses começar estilo em linha soma de 6 de fim do estilo vírgula começar estilo em linha soma de 5 de fim do estilo vírgula........ vírgula começar estilo em linha soma de 1 de fim do estilo fecha parênteses igual a 100011
d.
abre parênteses começar estilo em linha soma de 6 de fim do estilo vírgula começar estilo em linha soma de 5 de fim do estilo vírgula........ vírgula começar estilo em linha soma de 1 de fim do estilo fecha parênteses igual a 110011
e.
abre parênteses começar estilo em linha soma de 6 de fim do estilo vírgula começar estilo em linha soma de 5 de fim do estilo vírgula........ vírgula começar estilo em linha soma de 1 de fim do estilo fecha parênteses igual a 010011
Soluções para a tarefa
Respondido por
4
Resposta:
1- 0000 + 0011 + 0110 + 1001
Considerar "0" como entrada negada
2- X < 5
3- 011 + 101 + 110 + 111
considerar "0" como entrada negada
4- 100011
Explicação:
alekanow0:
Obr mesmo ... Valeuuuuuuuu ... Somente uma pergunta, aquela dado um numero de 8 bits converter em complemento de 2 ... A resposta seria -117
Na soma dos números de 8 bits: 10110101+11010010 , quais sinais, carry ou overflow, são gerados?
Respondido por
2
Resposta:
Considere o seguinte somador ... 100011
O número de 8 bits ... -117
As representações do número -91 ... SM: 11011011, C1: 10100100, C2:10100101
Na figura a seguir apresentamos ... ¯a bc+a¯b c+ab¯c+abc
Considere o circuito comparador ... x<5
A expressão simplificada ... ad+bc¯d+¯b cd+¯a¯b¯c¯d
Os intervalos de valores de um número ...NSS: de 0 a 255, C1: de -127 a 127, C2: de -128 a 127
Explicação:
Considere o seguinte código VHDL ... Multiplexador de 4-para-1 de 3 bits / Multiplexador de 4-para-1 de 1 bit (ERRADAS)
Considere o circuito a seguir ... ¯(R+S¹+S²)/ R+S¹+S² (ERRADAS)
Na soma dos números ... nenhum dos dois sinais / apenas o sinal overflow (ERRADAS)
Considere o circuito a seguir ... RøS¹øS²
Na soma dos números ... apenas o sinal carry
Perguntas interessantes
Contabilidade,
5 meses atrás
Geografia,
5 meses atrás
Português,
5 meses atrás
Matemática,
6 meses atrás
Português,
6 meses atrás
Biologia,
11 meses atrás
Ed. Física,
11 meses atrás
Matemática,
11 meses atrás